找回密码
 注册
关于网站域名变更的通知
查看: 232|回复: 3
打印 上一主题 下一主题

对FPGA不是很清楚,希望大神帮忙扫扫盲。非常感谢!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-24 16:41 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

2 ?7 a; c/ ?4 v8 f今天看见电气控制器上6路电流6路电压同步采样,方案是DSP+FPGA+高速AD。 " n2 F( ?% F, h8 {  R( n

$ P! `/ V# j- v2 l9 e其中FPGA做AD采用的时序
2 a- p# [- }6 z/ O9 Z) T9 V  B5 v% T
, q2 C* L4 D" A9 F" L  疑问一:是采样一个周期后把大概4kBit数据一次性传个DSP处理,那FPGA也没那么大的RAM啊
! R. C8 }. x6 H3 C* n& O- g; V& t* ^' P; }- o; h/ f2 m
  疑问二:AD采样一次后 数据就传给DSP,那也没必要Fpga直接DSP+ad不就结束了。(dsp和FAPGAS,FPGA和AD都是16位并行接口)0 _/ C" ?/ `0 w' Z

  v+ L, w0 O# b7 t  对FPGA不是很清楚,希望大神帮忙扫扫盲。非常感谢!* i  T5 J7 d' E& O
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2019-9-24 17:35 | 只看该作者
    DSP做时序太浪费即时,一般都是用FPGA定时采样存储到RAM中,DSP读取并处理。

    该用户从未签到

    3#
    发表于 2019-9-24 17:36 | 只看该作者
    若数据量大,fpga将数据采样后存入DDR3中,DSP通过EMIF接口来读取DDR3中存储的数据;
    , o! L. a* t$ P/ ^& z" V) S! R若数据量小,采用FPGA内部珍贵的RAM资源来缓存数据,DSP来读取!
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2019-9-24 17:36 | 只看该作者
    4kbit数据量fpga片上存储器资源是够的。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-18 11:41 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表