找回密码
 注册
关于网站域名变更的通知
查看: 203|回复: 1
打印 上一主题 下一主题

并行数字相关器的FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-20 09:47 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
并行数字相关器的FPGA实现

1 m: R3 B: `$ V$ `
  `! x6 `: r( s' s2 M% w: \9 I) d* a
扩频码的相关解扩是扩频通信接收机的关键技术之一,主要介绍了数字相关器在全球定位系统(gps)信号捕获中的应用,并进行了FPGA实现。在设计中,采用了16路并行相关运算的方式加快相关解扩运算速度。在GPS信号时域捕获的理论推导基础上,给出了数字下变频电路结构,分析了载波NcO的频率精度,详细讨论了扩频码相关解扩单元阵列的计算方法和电路结构与参数。最后,通过ModclSIM算法仿真和Xilinx Virtex一5 LX220 FPGA测试,取得了较好的捕获效果。9 a: q& {1 a1 L, V0 @! E6 ?
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 14:35 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表