找回密码
 注册
关于网站域名变更的通知
查看: 129|回复: 1
打印 上一主题 下一主题

关于双CPU系统

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-16 19:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
0 G5 P# S- Z  d4 O6 g+ I& f' x
有个应用,是个双CPU系统,FPGADSPARM之间,充当握手的中间环节,具体是由FPGA生成的FIFO,两边都是16位,DSP的外部数据总线为XD,FPGA除了FIFO功能之外,还要协助DSP访问其他并口外设。
9 P' l  L6 q. a: G7 R: `' _4 ~1 f0 k* D# Y& W; d
FPGA中有一个功能模块,是对一个信号进行计数,并把这个计数结果传给DSP,由DSP去计算。现在问题来了,如何把这个结果甩到DSP的数据总线上去?看似简单,只要DSP的寻址地址符合就行了。但是,假设我用一个ALWAYS语句来完成,IF地址符合,就把这个结果给数据总线。可是如果不符合呢,也就是说IF的ELSE怎么处理呢?大家知道,FPGA的IF缺省结果是维持原状态,也就是说锁死数据总线?那这样的话,FPGA岂不是把DSP的数据总线给锁死了?难道在ELSE的时候设置成Z高阻状态?问题是还有FIFO呢,如果FPGA把自身与DSP的数据总线设置成高阻,那么FIFO就完了。FGPA不允许在多个模块中处理同一个数据,也就是XD在FPGA中不能多次处理,如果单独在FIFO外设置高阻,会影响FIFO吗?
$ M, y3 w: p0 t  `3 J1 G7 a
3 {. S7 \: D2 N/ R, |9 Q) O谢谢大神指点。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 18:13 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表