|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
AD9510BCPZ-REEL7引脚配置和功能说明
0 I. [" m) y7 P
( t$ d. y$ {- y5 y. x- q1 x
请注意,此组件上的外露挡板是电气连接和热增强。使设备功能正常,拨杆必须接地,接地。8 |$ K/ N0 e) A2 |
AD9510BCPZ-REEL7特征: b$ a; [) q) W3 H
低相位噪声锁相环核心3 | J7 y7 u: P, R1 H1 R
250兆赫的参考输入频率( a8 }, c/ E+ F1 d* E1 t6 A
可编程双模预分频器) v' E# `* f/ d
可编程电荷泵(CP)电流8 g4 G, ]- K3 C
独立CP电源(VCPS)扩展调谐范围
* y$ R. a. e! Q3 e 两个1.6GHz差分时钟输入9 S0 P' v$ V/ X' y/ y2 D1 r0 T' Y- ^
8个可编程分割器,1到32,所有整数
, ~ T' ~9 K! k" s ? 输出到输出粗延时调整的相位选择8 E* u4 ^. B/ `/ g/ }( s# X
4个独立的1.2GHzLVPECL输出( E- X( s9 d @+ d+ Q4 n
附加输出抖动225fsrms% z5 ]6 ?8 C7 N
4个独立的800MHz/250MHzLVDS/CMOS时钟输出
2 S0 Y$ g" o6 o+ c ~ 附加输出抖动275fsrms
$ g, k0 I8 Q, Y( ^) |! B 2个lvds/cmos输出端的精细延迟调整: R9 l4 n* `1 p+ S
串行控制端口
1 c8 J) N5 }/ Q/ c& V4 v 节省空间的64导LFCSP8 Y# x# B+ K8 u. C+ J1 K2 _+ v+ d
AD9510BCPZ-REEL7功能框图
; d8 O1 U9 e" M4 b8 m: G AD9510BCPZ-REEL7术语
! k4 N* a' b+ @0 k. [ T 相位抖动和相位噪声* r9 f$ G2 V% I, A
一个理想的正弦波可以被认为是具有连续的
* S% F& ?$ Y( J( y/ T7 v5 v* c: W 甚至是从0度到360度的相位变化
& F1 A6 ^% r& @' B 每个周期。然而,实际信号显示一定量6 _& {7 q0 c$ \
随着时间的推移理想相位的变化。这个$ P9 l! Z* h2 o# q P, P9 F
这种现象称为相位抖动。尽管许多原因
: @& M- r+ D- p- I( w1 f 造成相位抖动的一个主要原因是随机噪声,
1 h. S" |; c" f6 g8 N2 A 在统计学上被描述为高斯(正常)1 z5 t( Z9 S, W; ]
在分配中。. ?( V( A( x! A. b
这种相位抖动导致( h, v$ _3 j; E" Z
频率域中的正弦波,产生连续的7 w9 I; @& v [6 |' ]1 Y2 |
功率谱。功率谱通常报告为 A7 `6 h- h+ D
单位为dbc/hz,偏移量为
6 {, K7 u/ k/ W- M" v 正弦波(载波)的频率。值是一个比率- `5 [/ z9 j# h& g
(以分贝表示)1Hz内所含功率
3 E. G2 l( I0 W) b& r: k) F# ` 相对于载波频率处的功率的带宽。8 ^( w; w" Z8 X* C
对于每次测量,与载波频率的偏移为
, \% b! O1 X2 [ 也给出了。
6 z4 x+ d, P: u2 L) I- m1 Z4 g/ C# } 集成包含在: c$ R5 b2 i9 _7 n& d; \+ v- N
偏移频率的某些间隔(例如,10 kHz到
0 z7 l& W9 Q' W4 X. X; e 10兆赫)。这叫做集成相位噪声
/ T1 i" g$ p$ t5 Y/ ^% k2 M+ R 频率偏移间隔,并且可以很容易地与时间相关
( @, I" i, a" f; u) [( ]4 U- ^2 W 偏移频率内相位噪声引起的抖动
- K& T W: M% i9 _ 间隔。- L2 [9 n/ K4 G# C7 p% B! R* B
相位噪声对
4 S6 c0 |! {' Y9 S ADC、DAC和射频混频器。它降低了可实现的动态
' ]7 s0 `8 O$ F' v2 M+ P- P3 R, ^, E 转换器和混频器的范围,尽管它们受到影响; k, M( r3 @, @+ [0 t; s9 e
以不同的方式。 以上内容由维库电子市场网小编提供,有产品及资料需求请访问我站,感谢品悦。
2 v& j. Y' E: ~0 Y) d. q
3 X& x6 ?- J `* n- ]4 [" w |
|