找回密码
 注册
关于网站域名变更的通知
查看: 280|回复: 2
打印 上一主题 下一主题

FPGA - 整数分频器的原理以及实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-2 18:04 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
Design
  m: j/ M! l5 ~2 G, h0 g& U' m/ T( v0 [- Z- t9 }
1. 偶数倍分频
% S: c( N7 S" Q" V, k$ t$ P

! Z; q" t1 Y+ [& G原理:比如4分频,需要一个模4的计数器,占空比50%,计数为0~3循环,当计数到一半时,即计数输出cnt<2时翻转。
, [' l! `+ r7 b5 @& l7 Q1 B8 U) a
& X0 G3 Z" B% b0 f7 x) t4 ]. `5 S0 \代码如下:div4. ?9 X& H0 a1 ^8 F' D# j
' e! x% q  \! l) `; y) f, W
游客,如果您要查看本帖隐藏内容请回复

2 s1 i8 u. X" O3 f% o5 K( Y/ x+ [9 _  c# L  I, @
- Z" X* J# A5 ~

2 j3 L# n- H& B3 \% f7 i
( U" c4 H  _/ E5 a

6 J. w7 p, o$ v! U1 U1 ^6 n
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 16:28 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表