找回密码
 注册
关于网站域名变更的通知
查看: 402|回复: 3
打印 上一主题 下一主题

H.264/AVC视频编码核基于FPGA验证的设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-2 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
H.264/AVC视频编码核基于FPGA验证的设计与实现
$ x  w4 m/ R  n; t  K8 y
9 G& w5 s5 o9 E4 c
8 Z  W% j! u+ y- ?% u" ?
基于H.264嵌入式的快速发展,对H.264编码器的验证也进入到了白热化的状态。在验证过程中,如何缩短验证时间、提高验证效率和质量从而加快芯片的上市时间也是一项艰巨的任务。文中基于H.264/AVC视频编码技术原理搭建了FPGA验证平台,从编码正确性、图像质量及性能设计了完备的验证用例,对编码核展开全面的FPGA验证。
8 _: x* a! _& j% J& o- p8 y
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2019-9-16 15:51 | 只看该作者
学习一下,看看是什么
/ K2 S2 `$ V4 l$ ?7 }7 s

该用户从未签到

4#
发表于 2021-10-13 15:34 | 只看该作者
H.264/AVC视频编码核基于FPGA验证的设计与实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-3 15:07 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表