找回密码
 注册
关于网站域名变更的通知
查看: 310|回复: 3
打印 上一主题 下一主题

基于ADC的TR—UWB数字接收机性能及其FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-29 14:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于ADC的TR—UWB数字接收机性能及其FPGA实现

8 o" W% B0 t6 x! L& n
! J% t9 I9 `) J0 V发送参考超宽带(Transmitled reference UWB,TR—UWB)系统采用自相关接收检测技术作为一种非最优接收机。不需要进行信道估计和精确的时间同步,其结构简单、性能优良。数字化TR自相关接收机可以充分利用数字信号处理算法的优势,且易于用集成电路方法实现,其实现的关键是ADC。本文从理论上分析了ADC的抽样速率、量化阶教等对数字接收机的性能的影响,提出了过高阶数的量化并不能有效改善系统性能,并在FPGA上实现了TR—UwB接收机.通过编程设计与仿真,验证了基于ADC的TR—UwB接收机实现的可行性。
3 V7 z: X5 j! K; q6 F4 N
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2019-8-29 19:09 | 只看该作者
谢谢楼主分享。

该用户从未签到

4#
发表于 2021-12-26 17:24 | 只看该作者
基于ADC的TR—UWB数字接收机性能及其FPGA实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-1 06:20 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表