找回密码
 注册
关于网站域名变更的通知
查看: 199|回复: 1
打印 上一主题 下一主题

VERILOG (1)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-27 18:04 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 uperrua 于 2019-8-30 14:58 编辑
+ ?$ |' e  T) l( M" W
7 i% c9 r9 y, `4 c1 G! X1 verilog的历史1.1 传统的数字系统设计方式—原理图设计
3 u4 s. o' E4 e* T& e在传统的设计方法中,当设计工程师设计一个新的硬件、一个新的数字电路或一个数字逻辑系统时,他或许在CAE 工作站上做设计,为了能在CAE工作站做设计,设计者必须为设计画一张线路图,通常地,线路图是由表示信号的线和表示基本设计单元的符号连在一起组成线路图,符号取自设计者用于构造线路图的零件库。若设计者是用标准逻辑器件(如 74系列等)做板极设计线路图,那么在线路图中,符号取自标准逻辑零件符号库;若设计是进行ASIC设计,则这些符号取自ASIC库的可用的专用宏单元。这就是传统的原理图设计方法。对线路图的逻辑优化,设计者或许利用一些EDA工具或者人工地进行逻辑的布尔函数逻辑优化。为了能够对设计进行验证,设计者必须通过搭个硬件平台(如电路板),对设计进行验证。
( B2 L+ i! t2 V+ d+ V  [( N" \" l7 @
1.2 硬件语言描述方式—verilog
2 L+ k* s. K+ _9 |
游客,如果您要查看本帖隐藏内容请回复
7 E  P  C1 l0 X$ b2 w& d
* j6 K# d  `* G# z; \9 N8 Q: V: x
0 _: o3 c* g1 m* V9 ?+ x) j  B6 R* ?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-16 14:43 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表