|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Modelsim仿真没有想象的那么难,我一直没想着仔细研究一下,本来想着请教别人的,但是最后还是决定找资料,自己好好做一下。( o+ |. h1 r5 y4 Z
: E* S$ F$ ?, C, A6 f我原先都是调试C语言程序,然后直接用硬件验证的,没有注意到仿真的重要性。在FPGA上面,仿真占了很大的一部分。在我们实际验证之前,就采用仿真来排除可能出现的错误,能够节省很多时间。仿真过程中也可以让我们更加深入的思考所设计的系统。因此Modelsim就显得很重要了。- J+ ^; }& y& C9 t2 [
0 w, e8 l, R. d/ [最初都是使用quartus进行直接调用的,对modelsim的整个操作流程还是不了解,后来直接用modelsim调用编写的程序。4 z, d' M& A6 A# L
2 ~2 e& g) V; K+ n# e2 m8 \4 L5 m9 b
Modelsim也可以编译verilog的程序的,我们可以建立一个空的工程进行编译的。我们这里使用的方法是在quartus里面进行编译。这两种方法我都测试过,都是可以的。% K l* ]7 E8 p4 C3 D
4 q) ?: F0 X4 S' P. C
下面现在列出具体的方法。 5 F* Q% a( B8 h( |. W
}4 v$ {( T2 T" I8 I! Z
2 e, U9 T6 S0 ^: D$ Z' p
9 v) Y8 F" F1 w7 {4 r" S$ s N |
|