EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 pulbieup 于 2019-8-21 18:14 编辑
# |" i1 U: h, e& e. c* s, d2 V& S. t' D
' I' V2 N: E; K关于FPGA的复位当初开始学FPGA的时候,总是疑惑:FPGA不是没有复位管教么,但总在always看到有复位信号。这个复位信号(我们暂且称为rst_n)从哪里来? 实际上是可以从两个方面获得的,这与我们的mcu一样。 - 上电自动复位
- 手动按键复位
% M; z% o+ m' ^4 c9 I! q8 N
考虑到系统的初始化可能需要一定的时间,需要写一段Verilog代码进行延时复位,这段代码综合后就是上电自动复位的过程,上电自动复位也要外部硬件提供一个低电平脉冲,第二种方法要求有按键复位的按键电路。作为一个正常的系统,上电自动复位和手动的按键复位都是必须的,且两者实际上是不可分割的。 上电自动复位) u1 f) V, E) t& y# Y; c v- q
$ J c) m3 ^3 m |