找回密码
 注册
关于网站域名变更的通知
查看: 188|回复: 1
打印 上一主题 下一主题

基于FPGA高速数据采集的解决方案

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-20 14:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA高速数据采集的解决方案

& X& y& q, s/ c( ]$ P  D) v* J0 N7 P0 ^' H* M3 c/ w! T
+ d( @5 E, L4 Z1 ]: B
随着接口速度和带宽的不断提高,有必要对高速数据采集问题进行研究。如何在高接口速率的情况下正确采集到有效的数据,成为目前要解决的问题。解决此问题的方法是采用Xilinx Virtex 4 FPGA的ChipSync或ALTEra StratixⅡFPGA DPA(动态相位调整)两种不同技术,并介绍了Altera DPA技术在高速源同步接口的实际设计过程。使用这两种技术的结果是在数据速率达到1 Gb/s时,完成对有效数据的正确采集。
. J0 u$ n* ]* Y+ F, Q9 F
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-18 11:32 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表