找回密码
 注册
关于网站域名变更的通知
查看: 248|回复: 1
打印 上一主题 下一主题

fpga上电复位的几点疑问请教大神。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-20 12:33 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

0 J) w! B- l% c8 Q( [0 a设计了一个FPGA系统,原来是用内部计数器产生异步全局复位信号,现在想在外部增加按键复位,就是常见的两个电阻一个电容的那种。上电后电容充电,约在电源稳定后10ms内到达逻辑高电平,按键按下为低电平,然后电容充电,又完成延时到高电平。
" w' s5 ~7 E9 w1 ^6 w, ^6 U( L有人说这个电路可以当做全局复位,包括上电复位和按键复位,也有说法是这个做按键复位,上电复位还是利用内部计数器完成,不知道哪种合适点。3 t$ K$ ^& g- N
我们老师说用外部RC做上电复位,因为内部计数器初始状态没法确定,不可靠。但是我发现fpga从上电到prom加载完成其实还是用了不少时间的,如果上电复位用外部rc电路,会不会出现程序还没加载完成,外部rc就已经稳定在逻辑高电平,这样外部上电复位不就没用了吗?难道说上电复位确实用内部计数器产生要可靠?
& X# a) o; \+ A4 m3 C( O: q0 z! A请有经验的大神给点意见,非常感谢!
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2019-8-20 17:41 | 只看该作者
    我觉得就用内部计数器复位就行 我一直这样用也没啥问题  别复位pll。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-15 04:23 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表