找回密码
 注册
关于网站域名变更的通知
查看: 268|回复: 3
打印 上一主题 下一主题

基于Cyclone_III_FPGA的DDR2接口设计分析

[复制链接]
  • TA的每日心情
    开心
    2019-11-19 15:19
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-8-16 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    基于Cyclone_III_FPGA的DDR2接口设计分析
    5 E8 t% q0 e# g/ w/ s, G/ z

      d" E/ c* o- t# ~8 l实现了一种全集成可变带宽中频宽带低通滤波器,讨论分析了跨导放大器-电容(OTA—C)连续时间型滤波器的结构、设计和具体实现,使用外部可编程电路对所设计滤波器带宽进行控制,并利用ADS软件进行电路设计和仿真验证。仿真结果表明,该滤波器带宽的可调范围为1~26 MHz,阻带抑制率大于35 dB,带内波纹小于0.5 dB,采用1.8 V电源,TSMC 0.18μm CMOS工艺库仿真,功耗小于21 mW,频响曲线接近理想状态。5 t7 o$ F/ X7 o% ^8 ?+ X  i( {$ Z4 W

    * T- I$ |2 `5 a6 L- j. [4 L; \9 WDDR SDRAM是Double Data Rate SDRAM的缩写,即双倍速率同步动态随机存储器。DDR内存是在SDRAM内存基础上发展而来的,能够在时钟的上升沿和下降沿各传输一次数据,可以在与SDRAM相同的总线时钟频率下达到更高的数据传输率。虽然DDR2和DDR一样,都采用相同采样方式进行数据传输,但DDR2拥有两倍于DDR的预读取系统命令数据的能力。也就是说,在同样100MHz的工作频率下,DDR的实际频率为200MHz,而DDR2则可以达到400MHz。DDR2还引入了三项新的技术,它们是OCD、ODT和Post CAS。8 R9 @. r) L; G1 m, U
    游客,如果您要查看本帖隐藏内容请回复
  • TA的每日心情
    慵懒
    2023-5-25 15:34
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2019-8-17 17:59 | 只看该作者
    有没有完整的工程分享呀

    该用户从未签到

    4#
    发表于 2022-6-16 14:44 | 只看该作者
    基于Cyclone_III_FPGA的DDR2接口设计分析
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-25 23:07 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表