找回密码
 注册
关于网站域名变更的通知
查看: 338|回复: 2
打印 上一主题 下一主题

PLD与AVR总线通信接口VHDL设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-15 09:36 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PLD与AVR总线通信接口VHDL设计与实现
7 ?! J4 d! y" f! _9 p) M  L

, ]  F- L% H. M1 U! @7 W! Y嵌入式系统在日常生活中的大量使用,人们也对其性能和速度提出了更高的要 求。微控制器和可编程逻辑器件的结合,更能充分发挥嵌入式系统的优势。本文设计 和实现的微控制器与可编程逻辑器件之间总线读写方式通信比传统的串行通信更可 靠、速度更快。下面是一些相关术语的说明。   
9 C- J% F% @9 v: U# |总线:任何一个微处理器都要与一定数量的部件和外围设备连接,但如果将各部 件和每一种外围设备都分别用一组线路与CPU直接连接,那么连线将会错综复杂,甚至 难以实现。为了简化硬件电路设计、简化系统结构,常用一组线路,配置以适当的接 口电路,与各部件和外围设备连接,这组共用的连接线路被称为总线[2]。采用总线结 构便于部件和设备的扩充,尤其制定了统一的总线标准则容易使不同设备间实现互 连。   
/ j2 w- |6 J5 R  X& K# R8 {9 @3 S  z7 S% {, {: h
AVR:Atmel公司的AVR单片机,是增强型RISC内载Flash的单片机,芯片上的Flash 存储器附在用户的产品中,可随时编程,再编程,使用户的产品设计容易,更新换代 方便。AVR单片机采用增强的RISC结构 ,使其具有高速处理能力,在一个时钟周期内 可执行复杂的指令。本系统采用的AVR Mega64L还具有:用32个通用工作寄存器代替累 加器,从而可以避免传统的累加器和存储器之间的数据传送造成的瓶颈现象;一个时 钟周期执行一条指令;可直接访问8M字节程序存储器和8M字节数据存储器寄存器等特点。1 e2 D2 J) y/ g$ ]% [
游客,如果您要查看本帖隐藏内容请回复
8 ?* @; s/ e) L, b9 e4 s

该用户从未签到

3#
发表于 2022-5-26 15:19 | 只看该作者
PLD与AVR总线通信接口VHDL设计与实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-26 23:18 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表