找回密码
 注册
关于网站域名变更的通知
查看: 188|回复: 2
打印 上一主题 下一主题

基于FPGA二次群分接器的实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-14 09:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 A-Lin 于 2019-8-14 18:33 编辑 " m& z6 S! `6 y, D

  s2 A0 i7 K- E' @" W- b5 f
基于FPGA二次群分接器的实现

# [4 F/ u3 U8 z, n0 c
. z" d6 a3 N1 a. _: q: ].引言 为了提高传输速率,扩大通信容量,减少信道数量,通常把多路信号复用成一路信号进行传输。在多种 复用方式中,时分复用是一种常用的方式。时分复用是多 路信号按照时间间隔共享一路信道进行传 输。复接是把多路速率相对较低的数字信号通过某种协议复合成一路信号进行传输;而分接正好相反, 是把一路速率相比高 的信号按照对应的协议分割成发送端对应的速率相对较低的信号。为了规范复接 与分接协议,ITU(国际电信联盟)根据传输速率的不同等级,将复接的数字信号 为基群、二次群、三次 群、四次群等,以我国实际应用为例,速率分别:2.048MHz、8.4.48MHz、34.368MHz、 139.264MHz。 本文介绍基于FPGA实现 二次群数字信号的分接部分的功能,包括帧头捕获、帧丢 失告警、基群信号提取,去除插入码、负码速调整等二次群分接的关键技术。
, e# {* i* g% n& D; G! p, f# u
游客,如果您要查看本帖隐藏内容请回复
' e$ n6 C1 l4 R9 x4 H$ B

该用户从未签到

3#
发表于 2022-4-19 14:21 | 只看该作者
基于FPGA二次群分接器的实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-27 17:32 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表