找回密码
 注册
关于网站域名变更的通知
查看: 489|回复: 2
打印 上一主题 下一主题

基于FPGA的图像裁剪电路的设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-13 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的图像裁剪电路的设计与实现
4 Z& r5 F! A# I) y

$ A' j, b: R" T7 I& y摘要:本文提出了一种基于FPGA的图像裁剪电路的设计方法,利用像素的抽取改变图 像的分辨率,从而达到图像裁剪的效果。与传统的方法相比,这种方法简单易行,开 发成本低,图像的清晰度能满足一定的要求。此方法数据处理速度快,尤其适用于动 态图像的处理。
: F1 D. c, U! b* T关键词:现场可编程门阵列:图像裁剪;分辨率
( b$ T0 o$ ]4 L& I0 概述 图像处理电路是信息控制系统中必不可少的环节,广泛应用于生产生活中,如住 宅小区的安全监控系统、生产线的质量监控系统、电视机的机顶盒等,因此图像的处 理电路的开发受到了人们的重视。裁剪压缩是图像处理技术中一个重要的内容,传统 的方法往往采用DSP芯片或插值算法来实现图像的裁剪压缩功能,这种方法存在电路设 计复杂、开发成本高的问题。本文提出了一种基于FPGA的设计方法,利用像素的抽取 改变图像的分辨率,从而达到图像裁剪的效果。这种设计方法简单易行,图像的清晰 度能满足一定的要求。特别是由于不需要数学运算,所以此方法数据处理速度快,尤 其适用于一般要求的动态图像的处理。. r& ?0 p3 D* M5 V9 t
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-7-30 15:54 | 只看该作者
基于FPGA的图像裁剪电路的设计与实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 09:30 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表