找回密码
 注册
关于网站域名变更的通知
查看: 827|回复: 3
打印 上一主题 下一主题

基于FPGA的作战系统时统设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-9 15:41 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的作战系统时统设计

% m$ Q* ~; r; R0 B" N8 I5 S, N: y  F' I( q9 D
引言
  y2 f, i+ ^0 q4 a$ r) f作战系统时间的统一同步(时统)的重要 性越来越得到重视,只有保证整个系统处在同一时间的基准 上,才能实现真正意义上的以网络为中心的信息战、以精确制导武器系统对抗和以协同作战方式为主的 现 代化战争。另外由于不同的作战系统对时统有着不同要求,因此对时统接收处理模块(简称时统模 块)有着较高要求。利用FPGA的强大功能及灵活性设计的时统模 块能够很好地实现以上要求。 FPGA为大规模可编程逻辑器件,具有编程方便、集成度高、速度快等特点,可反复编程、擦除、使 用,在不改变硬件设计的情况下,可实现不同的功 能需求。在FPGA中可完成各种时统功能设计。 % N$ [# d" s0 I3 O$ G* s% I/ b4 _0 P8 v
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-6-24 16:05 | 只看该作者
谢谢分享,学习了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 23:38 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表