找回密码
 注册
关于网站域名变更的通知
查看: 654|回复: 2
打印 上一主题 下一主题

CVSD算法分析及其在FPGA中的实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-9 09:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
CVSD算法分析及其在FPGA中的实现
4 b* F2 z" i0 e2 u- x
& j6 ?8 l4 V. }% Y1 `8 d$ Y

9 {% A& o$ X! o5 @# Z! E8 I! }# S1 K0 引 言
, S9 U- t! o* F在众多的语音编译码调制中,连续可变斜率增量调制(CVSD)作为许多增量调制中 的一种,只需编一位码,在发送端与接收端之间不需要码型同步,量阶△的大小能自 动地跟踪信号变化,因而具有强抗误码能力,在10-3时仍可保持高质量的话音。目前 市场上有CVSD的专用芯片,但专用芯片的通用性、灵活性和可扩展性受到了很大的限 制,并且产品的开发周期长,开发成本也较高。专用CVSD芯片只能实现一路编译码, 在需要多路CVSD编译码时则需要很多专用芯片,具有局限性;而单片FPGA容易实现多 路CVSD编译码功能。此外如果专用芯片停产或者买不到,已有的通信设备维修将会因 器件缺乏导致后续工作无法开展。为了弥补专用CVSD芯片的不足,同时也方便在现场 可编程门阵列(FPGA)中增加一些其他相关的应用功能,因此在FPGA中实现CVSD语音编 译码调制功能的前景将是非常广阔的。 这里将详细介绍基于FPGA的CVSD语音编译码的设计思路、具体实现以及和专用芯 片CMX639之间的互相通信。
: ~' {9 b% X: `! t$ ?6 H* x
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-6-24 16:04 | 只看该作者
谢谢分享,学习了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 21:29 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表