找回密码
 注册
关于网站域名变更的通知
查看: 210|回复: 1
打印 上一主题 下一主题

在Virtex-5 FPGA中使用CRC硬模块

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-6 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在Virtex-5 FPGA中使用CRC硬模块
( ~3 `* X% f. H3 n& G+ A( y/ U& c; d
% A) M9 f% v/ T6 Z8 L4 ^
 数据损坏是与数据传输和存储有关的首要问题。只要是在通道上传输数据,就总会 有出现某些错误的有限概率。 关键是接收模块要能区分无错消息和有错消息。检错有多种方法,其中大多数都是专 门为此目的引入冗余位。数据通信中常用的检错方法包括奇偶码、汉明码和循环冗余 校验(CRC),其中CRC使用最广泛。   CRC根据一个给定的数据位组算出,然后在传输或存储之前附加到数据帧尾部。接 收或检索到帧后,对其内容重新计算CRC,以此来验证其有效性,确保数据无误。   
  v0 V( M, ^) s- S4 f0 W! ^/ J, F% L' N% j2 u) J8 q
本文简述CRC计算所依据的原理,并且探讨用线性反馈移位寄存器实现其硬件的方 法。然后,我们把注意力转向Xilinx?VirtexTM-5 LXT/SXT 器件中存在的 CRC 硬模 块。9 s# E3 I# g2 R% {8 ]7 H
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 13:02 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表