找回密码
 注册
关于网站域名变更的通知
查看: 323|回复: 1
打印 上一主题 下一主题

ViTEX-II DCI——当使用BitGen中的“RealZeDCI”选项时,我看到在我的分裂终止的I/...

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-5 14:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
ViTEX-II DCI——当使用BitGen中的“RealZeDCI”选项时,我看到在我的分裂终止的I/O(HSTL、SSTL、GTL、LVDS)上有一个意外的DC偏移。请问这是什么原因???
6 ]" i1 m; o. o3 Q; y) D

该用户从未签到

2#
发表于 2019-8-5 15:51 | 只看该作者
这是搜到的答案,请参考:5 m# i7 M8 W" y# C
这是冻结DCI时钟的预期结果。DC偏移可能影响以下I/O标准:
DCI驱动程序:HSTLIIII~DCI、HSTLLIVIVDCI、SSTL2IIII~DCI、SSTL3IIII~DCI、GTL
DCI接收机:HSTL(ALL)、SSTL(ALL)、GTL、LVDSYDCI、LVDSEXTEXDCI
SSTL是最受影响的,它可以具有大约+/-100毫伏的直流偏移。然而,用“RielZeDCI”,最坏情况的误差比先前在所有电压和温度上的差5%。这仍然是一种终止信号的好方法,它通常比电阻器工作得更好,因为存根和电阻器终端不在芯片上。
直流偏移在Bank之间。同一Bank中的所有I/O都具有相同的DC偏移量。因此,当同一总线的I/OS保持在同一Bank时,避免了偏移。对于具有较高VCO的I/O标准,偏移可能更高。在某些情况下,您可以看到直流偏移高于+/-100毫伏,VCCO=3.3V。
1 w  r- A% e- ^! g- {" M" \2 r  ?3 [
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-13 20:12 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表