找回密码
 注册
关于网站域名变更的通知
查看: 427|回复: 3
打印 上一主题 下一主题

保密通信中RS编解码的FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-2 07:30 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
保密通信中RS编解码的FPGA实现
+ n0 }( B+ f4 a+ P- a# J
5 ~% i7 e9 K3 h9 T- `- S* F: h
RS码是一种纠错能力很强的多进制BCH码,能够纠正随机错误和突发错误,广泛应用于各种差错编码中。针对不同的码型,保密通信中的首选码型为RS(31,15)码。该文分析了这种编解码方法的基本原理以及编解码算法的运算步骤,并利用Verilog硬件描述语言在FPGA硬件平台上完成了编解码实现,验证了编解码的正确性,并使用流水线技术优化设计。5 A! G6 k- }0 R1 d) W, w
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-8-2 17:07 | 只看该作者
看一下,谢谢

该用户从未签到

3#
发表于 2021-1-29 09:58 | 只看该作者
谢谢分享,学习了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-13 11:41 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表