找回密码
 注册
关于网站域名变更的通知
查看: 356|回复: 2
打印 上一主题 下一主题

基于FPGA的片上多处理器建模方法

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-31 09:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的片上多处理器建模方法

0 C6 r0 t& F7 O5 \# s
. b* {$ m0 w4 p, P2 m本文研究了基于FPGA的片上多处理器建模方法。主要研究内容和成果包括:% U, V- H1 c' F8 j
1)研究了处理器的功能模型、性能模型以及原型,提出了一种功能与时序分离的处理器性能模型架构。其中功能部分只完成处理器的动作,不考虑硬件结构和动作的时序。时序部分则模拟处理器微结构,控制处理器动作发生的时序,并驱动功能部分模拟处理器的动作。由于功能部分与处理器的微结构无关,所以相同的功能部分可以重用于各种时序部分,并且可以兼容各种模拟方式,包括使用软件的模拟或者跨平台的模拟。这种架构使己有工作有效的被重用,减少了建模工作量。2 B  V+ M( G: P7 Y) [
(2)研究了模拟器模块间的同步方式。8 P6 R3 S- ], ~9 s& G
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-7-31 17:41 | 只看该作者
看看什么方法

该用户从未签到

3#
发表于 2021-12-22 17:41 | 只看该作者
基于FPGA的片上多处理器建模方法
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-1 11:59 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表