找回密码
 注册
关于网站域名变更的通知
查看: 289|回复: 3
打印 上一主题 下一主题

高速FPGA(NIOS II)系统设计和实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-29 14:10 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
高速FPGA(NIOS II)系统设计和实现
! G7 V2 e) R! ?% d8 t; a

; Z' e5 r4 r1 Z- Y8 K! g$ ^3 s1 U
! L* i  u! l4 O7 c6 \. j+ x& `
随着低成本FPGA器件价位的下调,采用中大规模低成本FPGA器件做应用设计越来越多,特别是软核技术在FPGA中与硬件逻辑设计的融合进行软硬件协同设计,使的系统实现更为灵活,本文以ALTEra Cyclone II EP2C35器件为例介绍高速FPGA(NIOS II软核)系统的设计和开发,相关测试在自由电子数字图象处理板上进行。
$ [& x+ z3 h6 v很多FPGA应用系统功能由逻辑设计来完成,不涉及软件,在这些应用中......
8 k9 k$ ]: s5 u: I1 t; _
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2019-7-29 18:32 | 只看该作者
看看楼主怎么弄的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 10:44 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表