找回密码
 注册
关于网站域名变更的通知
查看: 465|回复: 10
打印 上一主题 下一主题

FPGA开发板设计中的信号完整性分析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-23 09:40 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA开发板设计中的信号完整性分析

& {% J9 ]5 ]( J2 L2 e& r, g4 D1 D) V, C* }+ E0 [7 r: d  l

$ P& O3 J* W  M$ v, K: b描述了板级设计中信号完整性的一般概念及影响信号完整性的因素和解决办法。介绍了HyperLynx信号完整性仿真工具。通过实例说明了在FPGA开发板设计中如何应用HyperLynx仿真工具保证板卡的信号质量。
& S" x7 |% T+ z2 j7 d
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-7-23 18:46 | 只看该作者
看看FPGA开发板设计中的信号完整性分析

该用户从未签到

5#
发表于 2019-11-17 13:37 | 只看该作者
看看FPGA开发板设计中的信号完整性分析
  • TA的每日心情
    无聊
    2019-11-19 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
    发表于 2019-11-19 15:14 | 只看该作者
    之前听到过,来学习一下

    该用户从未签到

    7#
    发表于 2019-11-20 09:30 | 只看该作者
    看看FPGA信号完整性分析

    该用户从未签到

    9#
    发表于 2020-3-8 16:30 | 只看该作者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-21 06:23 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表