找回密码
 注册
关于网站域名变更的通知
查看: 290|回复: 2
打印 上一主题 下一主题

基于CPLD/FPGA的CMI编码设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-17 09:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于cpldFPGA的CMI编码设计与实现

  K1 z% C! h, A# r, D, ~+ A
+ p; P- [8 o9 O% u. e0 \( x; r4 u) Y( `* Q! B- J  @
引言$ k: O: e( v# _# Q. e
    CMI码是传号反转码的简称,它是一种应用于PCM四次群和光纤传输系统中的常用线路码型,具有码变换设备简单、有较多的电平跃变,含有丰富的定时信息,便于时钟提取,有一定的纠错能力等优点。+ ], t6 w! E  Y" O
    在高次脉冲编码调制终端设备中广泛应用作接口码型,在速率低于8 448Kb/s的光纤数字传输系统中也被建议作为线路传输码型。
% g$ i, _' \8 m0 E- D6 k7 Z+ T    本文针对光纤通信传输码型的要求和CMI码的编码原理,介绍了一种以EPM系列7064芯片为硬件平台,以Max+PlusⅡ为软件平台,以VHDL为开发工具,适合于CPLD实现的CMI编码器的设计方案。4 @! O9 {9 U7 Y+ ?: o- y
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-12-16 18:58 | 只看该作者
基于CPLD/FPGA的CMI编码设计与实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-2 02:37 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表