找回密码
 注册
关于网站域名变更的通知
查看: 355|回复: 5
打印 上一主题 下一主题

基于FPGA的PPM系统设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-17 09:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的PPM系统设计与实现

4 z, l3 A+ `0 l. V8 P* z, E' E! p9 \+ F

# n8 v: u" F9 r       摘要:给出了脉冲位置调制(PPM)系统的设计方案,并基于FPGA通过简明的Verilog代码实现了该设计,时序仿真结果验证了所设计的系统能够满足PPM系统的要求,并在满足一定性能需求的情况下消耗了较少的逻辑资源。* @4 u$ W  C& U. b# O
  关键词:PPM;FPGA;Verilog HDL;时序仿真8 g, m8 K+ {" g! t9 K
  引言: A1 a( a" n/ A: t* s/ r! b
  作为一种新型的通信技术,脉冲位置调制(PPM)系统依靠其编码简单、传输效率高等优点,已广泛应用于超宽带移动通信、光通信、机载设备的空地数据链等诸多领域,同时PPM信号的调制和解调对整个通信系统的性能影响很大。" D3 Q0 C$ ~2 o' n# \4 H1 D
  本文主要介绍了在QUARTusII集成开发环境下,充分发挥数字设计的优势[1],利用Verilog HDL实现PPM系统,并通过时序仿真结果来验证设计方案。
& E) F. R5 X% U
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2022-1-14 16:55 | 只看该作者
基于FPGA的PPM系统设计与实现

该用户从未签到

4#
发表于 2023-2-8 20:02 | 只看该作者
  • TA的每日心情
    开心
    2025-7-18 15:39
  • 签到天数: 1131 天

    [LV.10]以坛为家III

    6#
    发表于 2023-2-9 15:31 | 只看该作者
    不错不错,需小火慢炖,汤浓汁纯,味美料足
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-21 11:03 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表