找回密码
 注册
关于网站域名变更的通知
查看: 344|回复: 2
打印 上一主题 下一主题

基于FPGA的线性卷积的实时实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-15 13:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的线性卷积的实时实现
, p% i$ f$ {  t0 \; ^
$ x  s" `7 c( Z5 e
+ e0 P' f8 c2 h/ t5 T
在数字信号处理领 域,离散时间系统的输出响应,可以直接由输入信号与系统单位冲激响应的离散卷积得到。离散卷积在电子通信领域应用广泛,是工程应用的基础。如何快速有效地计算出离散序列的卷积,一直是工程人员所关心的问题。如果直接在时域进行卷积,卷积过程中所必须的大量乘法和加法运算,一定程度地限制了数据处理的实时 性,不能满足时效性强的工程应用。本文从实际工程应用出发,使用快速傅里叶变换(FFT)技术,探讨卷积的高速硬件实现方法。
% J4 X7 F0 _" ~* U0 Z$ a" A4 T: T: q2 z% N
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-9-17 16:06 | 只看该作者
基于FPGA的线性卷积的实时实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 15:10 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表