找回密码
 注册
关于网站域名变更的通知
查看: 175|回复: 1
打印 上一主题 下一主题

FPGA实现高速FFT处理器的设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-12 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA实现高速FFT处理器的设计
- x1 C( a: i* G% v" @

; j6 Q! L" j2 y$ N' _
6 w& v( I) E- j: N摘  要:介绍了采用 Xilinx 公司的 Virtex - II系列 FPGA 设计高速 FFT处理器的实现方法及技巧。充 分利用 Virtex - II芯片的硬件资源 ,减少复杂逻辑 ,采用流水方式对复数数据实现了加窗、FFT、求模 平方三种运算。整个设计采用流水与并行方式尽量避免瓶颈的出现 ,提高系统时钟频率 ,达到高速 处理。实验表明此处理器既有专用 ASIC电路的快速性 ,又有 DSP器件的灵活性的特点 ,适合用于高 速数字信号处理。5 _% ~" ?/ H6 \0 n9 o
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-11 22:45 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表