找回密码
 注册
关于网站域名变更的通知
查看: 233|回复: 2
打印 上一主题 下一主题

高速图像存储系统中SDRAM控制器的实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-9 09:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
高速图像存储系统中SDRAM控制器的实现9 o: N/ i4 U+ M
: ^" O! Q1 s! }& X2 M
  Q- r; S3 z8 l! j' }- R- |: Z
高速图像存储系统中SDRAM控制器的实现DRAM作为大容量存储器在 高速图像处理中具有很大的应用价值。但由于SDRAM的结构和SRAM不同,其控制比较复杂。文章详细介绍了SDRAM存储器的结构、接口信号和操作方 法,以及SDRAM控制器的设计方法。结合实际系统,设计给出了使用FPGA实现SDRAM控制器的硬件接口,在ALTEra公司的主流FPGA芯片 EP1C6Q240C8上,通过增加流水级数和将输出触发器布置在IO单元中,该控制器可达到185MHz的频率。5 B7 I$ S$ o! A1 d0 L. S0 J' J1 m
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-7-9 17:32 | 只看该作者
研究一下,谢谢分享

该用户从未签到

3#
发表于 2022-4-8 14:16 | 只看该作者
高速图像存储系统中SDRAM控制器的实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-27 18:29 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表