EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
看到的一个牛人对FPGA的理解,看来FPGA太厉害了!3 E4 {4 I( `9 v4 G
FPGA多数情况下相比ASIC而言,芯片成本大概是100倍的关系,最大的浪费在LUT这里,做出一个LUT-4需要16位存储单元,再加一个4-16译码器,以及其它的连线资源,做成一个LUT-4,至少需要16&TImes;6+8个晶体管。那么做一个4输入逻辑,设计的好的话如果用晶体管来做最多使用不超过8个晶体管。假设用LUT来做,相当于用了13倍的晶体管来做同样一件事。MUXF和MUXCY占的晶体管反而少很多,用这些部件速度会快很多。LUT本质上是一个16bit存储器,FD是1bit存储器,FPGA本质上大量的存储器,当把FPGA的LUT和FD尽量用于存储器时,资源利用率就高。
2 M: q9 e! F, g9 X2 P
9 ~# y! e; M0 A$ g. y
1 M/ M" r! \# a2 O/ V1 m
; c3 K( {5 W7 T# D% F v% y
|