找回密码
 注册
关于网站域名变更的通知
查看: 852|回复: 2
打印 上一主题 下一主题

基于FPGA的嵌入式多核处理器及SUSAN算法并行化

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-8 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
* p6 g, {/ h) X
基于FPGA嵌入式多核处理器及SUSAN算法并行化
" O3 G$ J5 X8 [) K$ C. L: i

1 w" G- x4 Y8 w9 J) W& V# q基于FPGA的嵌入式多核处理器及SUSAN算法并行化给出了四核心嵌入式并行处理器FPEP的结构设计并建立了 FPGA验证平台.为了对多核处理器平台性能进行评测,提出了基于OpenMP的3种可行的图像处理领域的经典算法SUSAN算法的并行化方法:直接并行 化SUSAN、图像分块处理和多图像并行处理,并对这3种并行算法在Intel四核心平台和FPEP的FPGA验证平台上进行性能测试.实验表明,3种并 行算法在两种四核心平台下均可获得接近3.0的加速比,多图像并行处理在FPEP的FPGA验证平台可以获得接近4.0的加速比。0 O$ V0 V9 `7 b( b3 g
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-8-29 14:53 | 只看该作者
基于FPGA的嵌入式多核处理器及SUSAN算法并行化
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-7 02:12 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表