|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
在FPGA中,动态相位调整(DPA)主要是实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正确接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自带有DPA电路,但低端的FPGA,如CYCLONE(r)系列中是没有的。下面介绍如何在低端FPGA中实现这个DPA的功能。
: A; k7 A; ?/ Z; Z. q- m9 D* m( c, k3 ^
" o4 |% F1 C& G实现架构
. [' w, Y5 d) l: q+ P) ^
6 S6 _ l N" {. p7 q! c, _) H, M) o3 W. D1 T8 K& ], m) q
+ s1 u/ \6 A& \$ B6 l$ |1 L* w. @6 J4 ^ d3 ~: P9 j$ X' o
0 U6 t( N" z4 F4 r Y+ Q
x7 Q* W8 @( J% P; s$ Z" Z4 `/ v
1 R4 E9 H4 m) L( c; l; j
+ ]! l! [% _9 e3 @, _
+ m6 z1 v" G5 P# ^% x: l; |; {. N/ p |
|