找回密码
 注册
关于网站域名变更的通知
查看: 366|回复: 2
打印 上一主题 下一主题

低成本实现FPGA中的动态相位调整

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-1 16:10 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA中,动态相位调整(DPA)主要是实现LVDS接口接收时对时钟和数据通道的相位补偿,以达到正确接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自带有DPA电路,但低端的FPGA,如CYCLONE(r)系列中是没有的。下面介绍如何在低端FPGA中实现这个DPA的功能。
: A; k7 A; ?/ Z; Z. q- m9 D* m( c, k3 ^

" o4 |% F1 C& G实现架构
. [' w, Y5 d) l: q+ P) ^
6 S6 _  l  N" {. p7 q! c, _) H
, M) o3 W. D1 T8 K& ], m) q
游客,如果您要查看本帖隐藏内容请回复

+ s1 u/ \6 A& \$ B6 l$ |1 L* w. @6 J4 ^  d3 ~: P9 j$ X' o

0 U6 t( N" z4 F4 r  Y+ Q

  x7 Q* W8 @( J% P; s$ Z" Z4 `/ v

1 R4 E9 H4 m) L( c; l; j
+ ]! l! [% _9 e3 @, _
+ m6 z1 v" G5 P# ^% x: l; |; {. N/ p

该用户从未签到

2#
发表于 2019-7-1 16:33 | 只看该作者
发帖是心得 回帖是美德

该用户从未签到

3#
发表于 2022-6-21 15:11 | 只看该作者
低成本实现FPGA中的动态相位调整
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 20:42 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表