找回密码
 注册
关于网站域名变更的通知
查看: 322|回复: 3
打印 上一主题 下一主题

基于FPGA的误码率测试仪的设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-7-1 13:02 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的误码率测试仪的设计与实现
3 N3 D' i4 v- C- u  a

' H) o9 j8 S# h; w& {) |) M- C) H% b& s6 w
摘要:     本文提出了一种使用 FPGA 实现误码率测试的设计及实现方法。该设计可通过 FPGA 内建的异步串行接口向主控计算机传递误码信息,也可以通过数码管实时 显示一段时间内的误码率。文章先介绍了系统构成和工作流程,然后重点分析 了关键技术的实现。 3 T1 W: a' e9 A4 P9 C& b
关键词:  误码测试,现场可编程门阵列, x( e  k* T" t* d; ?
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-7-1 16:27 | 只看该作者
回复看看楼主怎么实现的

该用户从未签到

3#
发表于 2020-4-22 16:13 | 只看该作者
正在学习误码率测试内容

“来自电巢APP”

该用户从未签到

4#
发表于 2022-6-27 16:17 | 只看该作者
基于FPGA的误码率测试仪的设计与实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 20:53 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表