|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
做FPGA主要是要有电路的思想,作为初学者,往往对器件可能不是熟悉,那么应该要对数字电路的知识熟悉。 s, P3 b' m6 x' _7 O& N9 U
3 H( X' C; x7 W# x' k- k# l/ C
FPGA中是由触发器和查找表以及互联线等基本结构组成的,其实在逻辑代码里面能够看到的就是与非门以及触发器。: Y) U) I: p5 N$ L% l5 z
4 ^7 x7 r+ e6 ~, i; R( O; D" O7 [
4 l. Y; s* `, M0 [8 C$ H
不要把verilog和c语言等同起来,根本就是不同的东西,没有什么可比性,在写一句程序的时候应该想到出来的是一个什么样的电路。, m: f( A- {7 e7 k
- _2 J! h. D+ T2 w" G8 v; Y
f* n' A2 ]4 j6 R6 H1 [2 g计数器选择器 三态门等等,理解时序,逻辑是一拍一拍的东西,在设计初期想的不是很清楚的时候可以画画时序图,这样思路会更加的清晰。5 f& A. I5 i" ?; f
3 m! t* M3 V1 t* M. k+ ?; f
2 T( n+ [: I& _, c' {2 h还有就是仿真很重要,不要写完程序就去往FPGA中去加载,首先要仿真,尤其是对比较大型一点的程序。
$ v) ?4 C1 h1 G1 m) T0 S- i0 ^5 s4 T- P8 q* T
- d; G* [& |. D$ g( ^5 }因为对于asic,是没有二次机会的,所以一定要把仿真做好。+ t$ u0 i: L' ^! d$ D
, W0 `9 P. L8 L+ q' R6 d
4 g; @* u4 s7 l- x% [
还有很多新手对于语言的学习不知道选vhdl好还是verilog好,两者都是硬件描述语言,没有优劣之分,写出来的都是电路,所有就不要在语言的语法上面花太多的功夫了。2 ?2 ~! r ]. J
& Z4 l! f7 {+ t( u
, r3 L1 L5 {' m( z/ X1 e
由于verilog 言简意赅assign always case if else 掌握这些几乎可以写出90%的电路了,所以初学者可以先学习verilog HDL。
3 ?7 v7 y: N# e/ `" g# u
4 k5 n, C$ M. D. D3 N5 l5 ~! N% z; O5 ]6 M# v8 i5 f
; ^" t% L4 `6 w. K3 u1 B9 M
0 r0 P# b- f, u7 P9 G! y- u
0 I b& O- p, O- {; V/ w& L8 h' N! v/ N' }: ^ ?
7 e2 V! p: H- q L
% D3 f+ `/ d, t: F+ ]0 S2 R1 X6 i
|
|