找回密码
 注册
关于网站域名变更的通知
查看: 550|回复: 1
打印 上一主题 下一主题

指令集架构&arm内核&SoC&处理器&CPU&GPU关系

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-28 11:46 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
      指令集架构如:ARMv5、ARMv6、ARMv7-A/R、ARMv8-A [28]
  a) R. f1 ~+ M$ K# E7 J5 p# @- }% ?( n5 T" ~7 u- c

3 I3 [& c! M& L  y2 o& w; E# F& p       ARM内核如:ARM7、ARM9、ARM11(v6)、到cortex-A7、A8、A9、A12、A15(v7-A/R)、到cortex-A53、A57(V8)、A72、A73。缓存(cache)就是在内核中的[4]。这些内核又名公版架构,即ARM推出的通用的架构。
0 x4 |: O2 g/ Y) G6 K' w
6 L, L5 |* `7 p: ]! y) v2 H& u+ W
2 o/ D2 U' k5 M5 `4 G% q+ Q5 J
       SoC芯片如:高通(Qualcomm)的骁龙(Snapdragon)820、821,835;麒麟950(4XCortex-A72+4XCortex-A53)、960(4*Cortex-A73+4*Cortex-A53);联发科的HelioX20、X25、X30;三星的Exynos8890、7420、5433等。还有如STM32(基于ARM cortex M3内核)+ \  w$ m$ o2 A$ h* h1 o# f) d5 Z
4 _) s5 E/ W5 x2 y7 x& f9 d
0 y$ [! V" R4 [5 u- n
      
游客,如果您要查看本帖隐藏内容请回复

2 s) G: v2 `) _9 M: \! A
. S3 c7 X' X/ @3 d6 p
1 r1 w8 q6 T1 m+ R5 O; P3 n, W+ ~2 l6 ~
6 [4 p" f& V) |: g
- {# J! j! `% T7 q  q

# E- c' h1 y+ |; T
4 ?/ A& l/ D$ z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-24 21:11 , Processed in 0.171875 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表