找回密码
 注册
关于网站域名变更的通知
查看: 413|回复: 4
打印 上一主题 下一主题

高性能FPGA中的高速SERDES接口

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-26 11:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
高性能FPGA中的高速SERDES接口
+ C7 j1 T' G: t0 ^5 L
) P2 t. M& c' h: D; ~3 g
( z: f' m0 Q2 J) S! e+ K2 @
引言 引言 串行接口常用于芯片至芯片和电路板至电路板之间的数据传输。随着系统的带宽不断增加至多吉比特范 围,并行接口已经被高速串行链接,或 SERDES (串化器/ 解串器)所取代 。起初, SERDES是独 立的ASSP或ASIC器件。在过去几年中已经看到有内置SERDES 的FPGA器件系列。这些器件对替代 独立的 SERDES器件很有吸引力。然而,这些基于SERDES的FPGA往往价格昂贵,因为它们是高端 (因而更昂贵) FPGA器件系列的一部分。莱迪思半导体公司在这一领域一直是先驱者,已经推出了两 款低成本带有SERDES的 FPGA器件系列,在2007年推出了LatticeECP2M,最近又推出了 LatticeECP3 。ECP2M和ECP3 FPGA为设计者提供了两全其美的产品:一种高性能、低成本具有内 置高性能SERDES 的FPGA。这些器件为设计人员提供一个低成本综合平台,以满足他们设计下一代产 品的需求。莱迪思还为客户提供了高性能具有SERDES的FPGA器件系 列LatticeSC /M,芯片上拥有 额外的ASIC IP。 4 F4 b# V. k# u, H
游客,如果您要查看本帖隐藏内容请回复
  • TA的每日心情
    难过
    2020-4-23 15:10
  • 签到天数: 37 天

    [LV.5]常住居民I

    3#
    发表于 2019-6-27 10:55 | 只看该作者
    手动点赞,小老虎

    该用户从未签到

    4#
    发表于 2020-12-8 23:03 | 只看该作者

    该用户从未签到

    5#
    发表于 2020-12-12 17:51 | 只看该作者
    谢谢分享,学习了!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-24 19:39 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表