找回密码
 注册
关于网站域名变更的通知
查看: 1082|回复: 2
打印 上一主题 下一主题

基于多相滤波的正交采样零中频数字化接收及QPSK高速解调的FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-25 13:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 A-Lin 于 2019-6-25 13:50 编辑
7 H, Y! y9 d5 t0 r; D& v2 k$ h3 K- C( k$ O
基于多相滤波的正交采样零中频数字化接收及QPSK高速解调的FPGA实现
' M. v  x- i7 z4 }0 `
摘要t针对高速率QPSK数据传输链系统,比较分析了数字中频接收与零中频接收的优、缺点,并提出了一种基于多相滤波的宽带中频正交采样数字零中频接收方案。基于FPGA对此数字零中频正交变换方案进行了实现和验证,同时,对一种全数字零中频QPSK信号的高速解调算法及其FPGA硬件实现进行了介绍。随着现代通信技术的发展,对通信数据链路的传输速率及误码率的要求越来越高,高速率QPSK数据传输也应用在了卫星和地面站的馈电链路、无人机与地面的数据传输等多个领域。对于高速率% k' e3 Y  V; d  R
QPSK调制系统,如何选择较为优化的数字化接收及AD采样方案并能保证高速解调和低误码率的要求,是需要研究和折衷的。
/ c4 u" c8 {* B常用的接收机数字化方式有两种:中频数字化接收和零中频数字化接收。中频数字化接收对中频信号进行采样数字化,之后再进行数字下变频和数字解调,避免了模拟解调器使用两个乘法器引起的同相支路与正交支路幅度和相位不匹配对解调性能造成的影响,但其能处理的已调信号频率受ADC采样速率的限制;零中频数字化接收在模拟端将接收信号转换为I、Q两路零中频信号,之后再进行数字化和零中频解调,由于是对基带信号进行采样,ADC的采样速率可以大大降低,但由于模拟正交本振会导致I、Q两路信号幅度和相位不匹配,而且由于射频和本振之间的漏载导致混频器之后产生直流偏置,而采用交流耦合抑制直流分压的方式不能应用于QPSK方式,这都会导致解调性能的下降。
3 m3 z  Z( ^. }, l( S本文提出了一种基于多相滤波的宽带中频正交采样数字零中频接收方案,并介绍了一种全数字零中频解调算法,兼顾了中频数字化解调和零中频数字化解调的优点,不会产生模拟正交本振导致的I、Q信号幅度和相位不匹配,又可以降低ADC的采样频率,而且也降低了数字处理模块时钟速率,十分适用于高速率QPSK调制的数据接收和解调。
' N& n2 g! A6 j) y: C  K- s
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2021-8-27 15:47 | 只看该作者
基于多相滤波的正交采样零中频数字化接收及QPSK高速解调的FPGA实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 18:50 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表