找回密码
 注册
关于网站域名变更的通知
查看: 348|回复: 2
打印 上一主题 下一主题

动态自适应低密度奇偶校验码译码器的FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-23 19:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
动态自适应低密度奇偶校验码译码器的FPGA实现
; O' s7 g* s) [4 h/ y0 h

. p# X( a9 T2 G4 e. n, o+ P在复杂深空通信环境中,自适应能力的强弱对低密度奇偶校验(LDPC)码译码器能否保持长期稳定工作具有重要影响。该文通过对DVB-S2标准LDPC码译码器各功能模块的IP化设计,将动态自适应理论参数化映射到各功能模块中,实现动态" G# f5 ^+ q! ^9 U( E% ^: m
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2022-11-18 18:07 | 只看该作者
动态自适应低密度奇偶校验码译码器的FPGA实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 00:58 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表