找回密码
 注册
关于网站域名变更的通知
查看: 304|回复: 2
打印 上一主题 下一主题

基于CPLD的FPGA从并快速加载方案

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-20 09:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于cpldFPGA从并快速加载方案
% R6 v. H* g  M. J4 o2 Y0 V

, q. }/ w% u" m! H- a提出了基于复杂可编程逻辑器件(CPLD)的现场可编程门阵列(FPGA)从并加载方案,及逻辑代码的实现过程,并给出仿真结果.该方案理论计算结果表明,当加载SPARTAN-6系列最高端的6SLX150T时,采用基于CPLD的从并加载方式
% [/ {$ `, r" n  |6 X" \. z: P5 {& n- |+ j; F
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2022-6-29 15:51 | 只看该作者
基于CPLD的FPGA从并快速加载方案
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 20:48 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表