EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
FPGA ------- SMAC(脉动型乘累加结构)FIR滤波器总结(下) # @1 i5 x9 t" `3 b/ Q; N8 I
在定制FIR滤波器的IP核的分析中,采用SMAC结构,发现在FPGA中消耗的资源是 DSP slice,如下(选取了任意一张图): 图5 + i4 g0 Y% o, y6 L: u
为什么消耗的是DSP slice资源呢?博文中也作出了简单的分析,数据手册中有直接的答案,那就是该SMAC结构直接由DSP片支持,从而实现了区域高效和高性能的过滤器实现。 由此,我们过渡到下图: 图6
5 M9 s4 W% S) ^' G4 U+ N& @5 y. R1 k该图也来自互联网,还有下面这段话:
: H! N$ s. D0 O( h& h. I9 Z; }2 H8 N0 N0 N( D
1 C" S& P$ i" ^1 S
8 Z. ^* W2 r. ~, Z) @) E& i" v* f! L5 _8 O3 U! x5 a9 u7 `- U
) s6 e- h' w; r4 z. {* T% S l1 [1 a, U& C1 Q9 {2 S0 k
9 v6 D% i) K2 r |