找回密码
 注册
关于网站域名变更的通知
查看: 344|回复: 1
打印 上一主题 下一主题

FPGA ------- SMAC(脉动型乘累加结构)FIR滤波器总结(下)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-18 11:19 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA ------- SMAC(脉动型乘累加结构)FIR滤波器总结
# @1 i5 x9 t" `3 b/ Q; N8 I
在定制FIR滤波器的IP核的分析中,采用SMAC结构,发现在FPGA中消耗的资源是DSP slice,如下(选取了任意一张图):
5
+ i4 g0 Y% o, y6 L: u
为什么消耗的是DSP slice资源呢?博文中也作出了简单的分析,数据手册中有直接的答案,那就是该SMAC结构直接由DSP片支持,从而实现了区域高效和高性能的过滤器实现。
由此,我们过渡到下图:
6

5 M9 s4 W% S) ^' G4 U+ N& @5 y. R1 k
该图也来自互联网,还有下面这段话:

: H! N$ s. D0 O( h& h. I9 Z; }2 H8 N0 N0 N( D
游客,如果您要查看本帖隐藏内容请回复

1 C" S& P$ i" ^1 S
8 Z. ^* W2 r. ~, Z) @) E& i" v* f! L5 _8 O3 U! x5 a9 u7 `- U

) s6 e- h' w; r4 z. {* T% S  l1 [1 a, U& C1 Q9 {2 S0 k

9 v6 D% i) K2 r
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 15:33 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表