找回密码
 注册
关于网站域名变更的通知
查看: 235|回复: 1
打印 上一主题 下一主题

适用于 CCSDS 的“一帧一密”加/解密方案的 FPGA 实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-18 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
适用于 CCSDS 的“一帧一密”加/解密方案的 FPGA 实现

' Y0 r  `  f8 u. c9 r2 |: }* C: [7 f0 n! D2 S$ B
& l1 o/ f5 i/ J8 A4 |0 |6 m

' Q+ q/ O( e/ M: w加密是卫星数据传输系统特别是卫星星地数据传输系统的重要组成部分。设计了一种针对 CCSDS 标准的加/解密方案,该系统以 Xilinx Spartan 6 开发板为开发平台,以 AES 为核心加密算法,CTR 模式为工作模式,能实现对少于块大小的数据的加密而不产生冗余数据,克服了分组加密算法只能对固定块大小的数据进行加密的局限性。提出“一帧一密”的加密方案,能有效提高算法的安全性。算法中采用的流水线结构和逻辑复用方法,能有效提高速度与节省芯片资源。在 33MHz 时钟下测试,系统加密速度和解密速度都能达到 264Mbps。2 c; Q8 d0 D) B$ i% ]
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 08:16 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表