找回密码
 注册
关于网站域名变更的通知
查看: 447|回复: 3
打印 上一主题 下一主题

FPGA之IP核RAM的设计和调用

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-13 13:16 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
介绍IP核:
6 w0 s2 J9 U' w0 o6 o; g  w1 v9 I! U' |! X- a/ ?
+ [  T+ ^1 P* D5 |- m: m! V4 w# x
IP(知识产权)核将一些在数字电路中常用但比较复杂的功能块,如FIR滤波器,SDRAM控制器,PCI接口等做成一个“黑盒”或者可修改参数的模块,供设计者使用。IP核包括硬IP与软IP。调用IP核能避免重复劳动,大大减轻设计人员的工作量。
% z/ x+ x2 G- ^! s* w- `6 T0 q
游客,如果您要查看本帖隐藏内容请回复

) \: \8 N6 H0 h4 ~4 {9 R* b" M7 V5 u% X( z+ V6 }
& n+ H7 k* `3 s# {4 s

该用户从未签到

2#
发表于 2019-6-13 15:57 | 只看该作者
回复看看隐藏内容

该用户从未签到

4#
发表于 2020-5-2 16:38 | 只看该作者
谢谢分享,学习了
' ?& |1 }) m, Z& z" I+ H; _# T9 ?) O2 P! e) V2 P2 u( O, L5 _
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-21 04:48 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表