找回密码
 注册
关于网站域名变更的通知
查看: 368|回复: 1
打印 上一主题 下一主题

FPGA之有限状态机的状态编码采用格雷码or独热码

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-13 10:54 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
前两篇文章对格雷码和独热码进行了简单介绍
$ I) z- {$ ^; b) J6 h0 D4 O4 I
" H7 O. A, [. x+ `
) m+ F: i  |7 ^* _# c% m$ |
从两个程序来看的话,主要不同点是状态编码:独热码采用了独热编码,而格雷码则采用Gray码,究竟采用哪一种编码好要看具体情况而定。对于用FPGA实现的有限状态机建议采用独热码,因为虽然采用独热编码多用了两个触发器,但所用组合电路可省下许多,因而使电路的速度和可靠性有显著提高,而总的单元数并无显著增加。采用了独热编码后有了多余的状态,就有一些不可到达的状态,为此在CASE语句的最后需要增加default分支项,以确保多余状态能回到Idle状态。2 x7 W& h0 T" ^' R% w
6 ~& F1 J% H7 J* b
5 r, q# ]7 e5 O  W* B
游客,如果您要查看本帖隐藏内容请回复
4 z! R# \' |% ~% p

- \1 `- p( \4 r$ o

: a& r' k! C8 F0 N1 b8 R' g' g5 \# u& M9 S( O6 H4 u/ K

该用户从未签到

2#
发表于 2019-6-13 15:47 | 只看该作者
发帖是心得 回帖是美德
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-12 03:28 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表