找回密码
 注册
关于网站域名变更的通知
查看: 301|回复: 1
打印 上一主题 下一主题

FPGA ------- 特定情况下消除不稳定态的方法

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-13 10:38 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
不是没有方法,但方法也不多,最典型的就是使用格雷码。
3 c! L+ l- ], A7 @
5 v, H; n/ D" _- a& _; {

2 |4 X9 m7 }  h; p% {4 Z消除不稳定态的原理
5 v- \) R. J* F6 g  ]; O" ^+ Q! A* H2 L& p4 _1 H
" Q- e# H1 V; h: Y2 S! e  O
通过对多触发器寄存器的分析,我们知道了产生不稳定态的原因,那就是组成寄存器的各个触发器输出变化时刻的客观不一致性。(我们希望各个触发器输出变化时刻一致)。因此,要想消除不稳定态,就必须消除多触发器输出变化时刻的不一致才行。可触发器不可能完全一致,更没有精确等长的物理连线,所以想要协调一致多个触发器的输出变化时刻来消除寄存器输出的不稳定态, 几乎是不可能的。" E& p. K. U  h7 j5 @: N
& b) i1 b8 k% g% d, O6 h) J
7 ?" F# r9 |6 G; f. \2 S8 t" w
此路不通,换个思路。
0 L1 p8 a# N$ i4 u. m7 }
游客,如果您要查看本帖隐藏内容请回复

  i' ^) \3 _8 E1 `$ B3 W2 ?5 u* ^( K" V9 G0 i8 B- W
! X2 q% |; N; `9 g3 @
# O5 ^$ H& {; g9 I+ C9 {9 S" }& }

4 o" p/ o1 Z/ z  W. l/ p
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 21:49 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表