找回密码
 注册
关于网站域名变更的通知
查看: 473|回复: 2
打印 上一主题 下一主题

FPGA的调试-内嵌逻辑分析仪(SignalTap)(二)实例(2)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-12 13:56 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA的调试-内嵌逻辑分析仪(SignalTap)(二)实例2
目录
1、简单实例
1.1 新建工程
1.2 配置SignalTapII Logic Analyzer
2 (补充)Signal Tap 标准调试流程
3 (补充)添加节点

6 q7 @% A% ?$ t* S) B, t0 P) l/ r' \- S* y
1.2 配置SignalTapII Logic Analyzer
如图所示,点击 Tool 菜单,然后选择 SignalTapII Logic Analyzer 便可启动该工具。
  下图是 Signal Tap 的窗口,其中 4 处高亮的地方是比较重要的界面。
(一)JTAG Chain ConfigurationJTAG 界面,主要是设置 USB Blaster
(二)Instance Manager,调试界面,主要是启动,连续,结束等调试的活动。
(三)Signal Configuration,信号界面,主要是储存,触发等设置。
(四)Data,显示界面,主要是显示采集结果,时序活动。
(五)Setup,设置界面,主要是添加节点,设置触发事件/条件等。

% A1 C( [  }; g  [1 O
4 z: p6 C  C6 j! S2 ?! r9 s

* t8 h& ?  N* a7 ~
游客,如果您要查看本帖隐藏内容请回复

: w$ h( f. N' T2 G

该用户从未签到

2#
发表于 2019-6-12 16:31 | 只看该作者
回复看看是什么东东

该用户从未签到

3#
发表于 2022-11-17 17:53 | 只看该作者
FPGA的调试-内嵌逻辑分析仪(SignalTap)(二)实例(2)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 00:54 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表