找回密码
 注册
关于网站域名变更的通知
查看: 486|回复: 2
打印 上一主题 下一主题

读论文之《基于 FPGA 的并行全比较排序算法》(1)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-11 11:12 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
为什么介绍这种排序算法:- P3 B* e6 P9 S( u3 M

/ Y8 u0 U5 O# f6 E0 ~
8 R- m, E% A1 N- Z: n' T
最近在独立编写霍夫曼编码的verilog HDL设计程序,其中用到了排序模块,对一组数据进行排序,苦寻几天,最终找到了这个全新的适合硬件实现的排序算法,分享与此,以空间换时间的并行排序算法。十分感谢论文作者,看到这样的方法,我太激动了。
/ }( r( Z. m$ `& j1 K% S/ S
$ r# O% H7 v3 i) X
: o. X- t9 G/ C6 W/ d/ R( t: N- |
并行全比较排序算法介绍:
9 A. {1 F: y0 U& ]- x
1 K* C, l( A# [# B
4 ?5 J$ G; D8 X8 O& j  [: Y  X) J
游客,如果您要查看本帖隐藏内容请回复
- e6 x- N5 Z0 M: a
! S! Y; B% E/ @6 G6 X! m

! c3 T* \0 y. M2 g5 Z5 M) l
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-13 10:34 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表