找回密码
 注册
关于网站域名变更的通知
查看: 220|回复: 1
打印 上一主题 下一主题

FPGA ------- FIR 滤波器的架构

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-10 10:58 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
下面将展示FIR滤波器核可用的滤波器架构
! S4 N& l/ e0 R- Q" a
; F4 G7 b! B& k' P3 \0 L
- D/ N$ U- b1 j; l9 K
1 乘累加(MAC)结构(Multiply-Accumulate), \( g5 ?# n' L

; R4 Z1 H2 Y& Z8 a/ g  j

1 p$ u. D7 u9 {8 j1 o用单个乘累加器引擎实现的基于 MAC 的 FIR滤波器的简化视图:3 t% i3 U+ {7 W9 ]3 p

6 b! I3 ?. F3 q" f$ C4 Z& h

* _9 n3 b9 b) l: K' A$ y7 Y* U 4 H2 a' o0 K! g7 o6 x9 |
, d' q4 A$ M1 k7 c
; T: M5 [7 Y9 B. |
将单个 MAC 实现扩展到多个 MAC,可以实现更高性能的滤波器,例如支持更多滤波器系数、更高采样速率以及更多通道等。
/ A5 U$ o! @- E
' G' @( R% Z9 L1 `: M, \! U& }0 U

- L* g* V1 C/ T, B( M: t1 ~2 P
游客,如果您要查看本帖隐藏内容请回复
+ a; B; R) |0 M$ Z" }7 }

; m  t% t: l8 O+ F* P( w4 _& a
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 14:35 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表