找回密码
 注册
关于网站域名变更的通知
查看: 297|回复: 2
打印 上一主题 下一主题

基于FPGA的曼彻斯特编译码电路设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-10 10:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的曼彻斯特编译码电路设计

( g* F( v8 ?* Y1 l! O: ?
+ g, Z8 D7 M1 [3 V- h5 p8 N7 ]0 ]8 G运用 V HDL 硬件描述语言以及 Max2plus 软件平台 ,采用超前滞后型全数字锁相环提取位同步时钟的方法 ,设计了一种基于全数字锁相环的曼彻斯特编译码电路 ,给出了详细的设计过程和波形仿真。/ r2 [! t, }8 C) [8 h1 T
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

2#
发表于 2019-6-10 15:40 | 只看该作者
回复看看楼主怎么设计的

该用户从未签到

3#
发表于 2022-5-16 15:47 | 只看该作者
基于FPGA的曼彻斯特编译码电路设计
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-27 00:38 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表