找回密码
 注册
关于网站域名变更的通知
查看: 330|回复: 1
打印 上一主题 下一主题

并行FIR滤波器设计 ------- FIR数字滤波器的FPGA实现(三)(3)

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-6-6 13:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
并行FIR滤波器设计 ------- FIR数字滤波器的FPGA实现(三)3
文章目录
0 并行FIR滤波器基本原理
1 基于直接型结构的全并行 FIR 滤波器
2 基于转置型结构的全并行 FIR 滤波器
3 基于脉动结构的全并行 FIR 滤波器
4 系数对称的全并行 FIR 滤波器的设计

& O' @4 E; ]) x7 V  \
3 基于脉动结构的全并行 FIR 滤波器
  脉动结构 ( 又称脉动阵列, Systolic ) 是一种并行流水实现高速信号处理和数据处理的硬件实现方式, 由 H.T.Kung 首先提出。 它具有模块化、 规则化、 链接的局部性和高度流水等一系列优点。 脉动结构处理器( 又称处理单元 Process Element, PE ) 是一个多处理器结构, 所有的处理器都有节奏地同步工作, 并使被处理数据通过系统。 这个操作类似心脏的血液流动, 因此命名为“ 脉动” 。
& w% l: J7 H+ B# _
游客,如果您要查看本帖隐藏内容请回复
+ H! [' B' P5 w2 s1 i
$ j6 K; n& y  W& I5 O. `0 a
; Z" v/ ?8 E& b  o4 [' `
- U0 [% v5 C1 Z: @5 ?( y

2 P+ {& ^# ]. X9 a3 n
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 11:13 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表