|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
3 O& I2 H( P1 k; D6 o9 e1 p
FPGA的BANK电压是3.3V
" i C, g" N% c8 }# I0 p X) y* z4 u5 m3 ?* C7 |7 G
一个1.8V的电平接到 FPGA IO的输入(高电平1.8V,低电平0V,速度不快,10MHz内), FPGA能认到这个高电平吗
) s* E' \* ~) f, U9 v* V3 @) {- V# S1 [3 R5 j
理论上高电平最小要(3.3V*0.7=2.31),1.8V显然是不够的) o. k2 \ V# r( E* x' N @" o/ k
但实际上FPGA能认到这个电平 \5 J% p4 A$ ?9 x3 T# P' I7 r/ T
; f4 P [0 w# }2 s% ^/ I+ C4 o产品已经量产了,前前后后出了几K,之前没发现这个问题,现在发现了,请教大神有必要改吗?非常感谢!* V X6 n9 a" A# X7 S
- e, @0 g/ }# k( \ |
|